ECTS
5
Établissement
INP - ENSEEIHT
Liste des enseignements
Statégie de synthèse
Établissement
INP - ENSEEIHT
Première partie : Vision globale du monde de la microélectronique (2h - Cours magistral)
- Introduction à la microélectronique
-
- Principes de base et rôle dans l’industrie électronique.
- Évolution historique et avancées technologiques.
- Présentation des matériaux et composants clés
-
- Wafer : fabrication et rôle dans la conception des circuits.
- Masques et boîtiers : processus de fabrication et impact sur les performances.
- Types de circuits intégrés : analogiques, numériques, mixtes (exemples et applications).
- Présentation des structures et contraintes de base du VHDL
- Présentation du projet
Deuxième partie : Introduction et approfondissement du langage VHDL (TP – 3 sessions de 4h)
TP1 – Introduction aux structures de base (4h)
- Compréhension et modélisation de composants clés (RAM, ROM, DSP…).
- Utilisation des structures génériques (génériques, constantes, bus complexes).
TP2 – Simulation et implémentation (4h)
- Création et validation d’un Testbench.
- Simulation et debugging des circuits numériques.
- Introduction aux notions de timing (Setup/Hold) et contraintes associées.
TP3 – Synthèse et optimisation (4h)
- Processus de synthèse et routage sur FPGA/ASIC.
- Analyse des performances et stratégies d’optimisation.
- Tradeoff puissance/performance/cible : découpage, parallélisation, mutualisation des ressources.
Troisième partie : Notion de timing, métastabilité et asynchronisme ( 2h - Cours magistral; TP – 1sessions de 4h)
TP4 – Timing, métastabilité et asynchronisme (4h)
- Les contraintes de flux de données et les asynchronismes
- Les notions de violations de timing et métastabilité
- Les techniques pour gérer les asynchronismes
CEM pour circuits intégrés
Établissement
INP - ENSEEIHT
1. Introduction à la CEM
-
Définition et enjeux de la compatibilité électromagnétique.
-
Contexte d’application aux circuits intégrés.
2. Mécanismes de couplage électromagnétique
-
Couplage capacitif, inductif, rayonné et conduction.
-
Impact des mécanismes de couplage sur le comportement des circuits intégrés.
3. Concepts fondamentaux et unités en CEM
-
Grandeurs et unités utilisées en CEM.
-
Mesures de compatibilité électromagnétique.
4. Utilisation des bandes de fréquence
-
Réglementations et allocations des bandes de fréquence.
-
Applications et contraintes liées aux bandes de fréquence en CEM.
5. Analyse des signaux en CEM
-
Domaine temporel : théorie du signal carré et impact sur la CEM.
-
Domaine fréquentiel : théorie de la mesure de puissance et implications en CEM.
6. Classification des broches et conformité des circuits intégrés
-
Typologie des broches et impact sur la CEM.
-
Classes de conformité et exigences spécifiques.
7. Normes et réglementations CEM pour l’automobile
-
Introduction aux standards CEM appliqués aux circuits intégrés automobiles.
-
Principales normes IEC et ISO.
-
Spécifications de test génériques pour les circuits intégrés (Generic IC EMC Test Specification v1.2).
8. Processus de certification et tests de conformité
-
Classification des tests et niveaux de conformité.
-
Limites et seuils acceptables en CEM pour l’automobile.
-
Prolifération des standards et leur évolution.
System on Chip
Établissement
INP - ENSEEIHT
L’enseignement de System-On-Chip se compose de 2 CM et d’une dizaine de séances de projet.
Les CMs décrivent de façon précise ce qu’est un System-On-Chip, quels en sont les avantages technologiques et économiques, les limites et les enjeux, et pourquoi ces circuits constituent un marché en pleine expansion. En particulier sont détaillées les notions de reuse, d’IP et de co-développement matériel/logiciel.
Les séances de projet mettent en pratique ces dernières notions, par la conception, dans l’environnement de développement Xilinx Vivado, sur carte de développement Zynq, d’un dispositif d’effet audio. Durant les première séances, les étudiants développent la configuration matérielle du Zynq et programment le microcontrôleur en langage C afin de piloter succinctement un Codec audio. Ensuite, ils développent et ajoutent, à cette configuration de base, des effets audio de leur choix, en C ou en VHDL.
L’évaluation comporte deux parties : une démonstration en séance du circuit et des effets développés, et un rapport, en anglais, sur le modèle d’une notice d’utilisation du dispositif

