ECTS
5
Établissement
INP - ENSEEIHT
Liste des enseignements
Conception synchrone des Systèmes Numériques
Établissement
INP - ENSEEIHT
- La matière comporte 5h15 de cours magistral, et 17h30 de projet. Elle est évaluée par un rapport sur le projet et la validation de jalons pendant les séances de projet.
- Le cours magistral présente les notions décrites dans les objectifs d'un point de vue théorique.
- Le projet permet de mettre en pratique ces notions, en concevant en VHDL un système numérique exploitant un thermomètre. Les étudiants doivent étudier la datasheet du thermomètre pour développer des machines d'états permettant de communiquer avec ce composant.
Technologie FPGA
Établissement
INP - ENSEEIHT
- Dans ce cours est définie en détail la famille des composants FPGA (Field Programmable Gate Array). D’abord, l’intérêt de ces composants face aux ASICs est décrit. Puis les différentes ressources (élémentaires et avancées) disponibles dans un FPGA sont détaillées. Enfin, le fonctionnement des outils de synthèse est expliqué par le biais de quelques exemples simples.
DSP (InSYS)
Établissement
INP - ENSEEIHT
Ce cours est divisé en deux parties : Cours et Travaux pratiques. Le cours permettra d’aborder la place d’un Digital Signal Processor (DSP) au sein de la chaîne de traitement du signal. Dans un second temps, les étudiants aborderont les spécificités matérielles et logicielles d’un DSP. Une dernière partie du cours est dédiée aux différents langages de programmation d’un DSP (C et Assembleur) . La partie travaux pratiques est divisée en 4 séances de 3h45. La première partie est dédiée à la maîtrise du logiciel de développement. Dans un second temps, les étudiants auront à mettre en œuvre une modulation FSK sur une cible embarquée.

